Microelettronica riconfigurabile

  • Codice
  • C-E6151Z.1
  • Formazione
  • Ingegneria elettronica TP
  • Ore SA
  • 0.0
  • Ore SP
  • 2.0

Obiettivi / Competenze mirate

Studiare ed esercitare metodi di progettazione, di sintesi per componenti FPGA

Contenuti

Design Flow per sintesi su FPGA
Configurazione, programmazione e test in sistema: JTAG e boundary-scan
Miniprogetti con sintesi e collaudo in laboratorio

Metodo di insegnamento

Lezioni interattive con esercizi e laboratori
Lavoro autonomo

Bibliografia

James O. Hamblen et al.: Rapid Prototyping of Digital Systems – Quartus II Edition; Springer Science, 2006;
ISBN 0-387-27728-5
K. P. Parker, The Boundary-Scan Handbook; Kluwer Academic Pub., 2003, Third edition; ISBN 1-4020-7496-4

st.wwwsupsi@supsi.ch